Questões

Total de Questões Encontradas: 82

Ano: 2012 Banca: CESPE Órgão: TRE-RJ Prova: Técnico do Judiciário - Operação de Computador
Texto Associado Texto Associado
Com relação aos processadores utilizados em computadores, julgue os itens a seguir. 
A principal função do clock é prover a base de tempo para o relógio de tempo real.
C
Certo
E
Errado
Ano: 2012 Banca: CESPE Órgão: TRE-RJ Prova: Técnico do Judiciário - Operação de Computador
Texto Associado Texto Associado
Com relação aos processadores utilizados em computadores, julgue os itens a seguir. 
As arquiteturas multicore replicam grupos de blocos funcionais do processador, motivadas por problemas como sobreaquecimento e alto consumo presentes em arquiteturas de núcleo único.
C
Certo
E
Errado
Ano: 2012 Banca: CESPE Órgão: TRE-RJ Prova: Técnico do Judiciário - Operação de Computador
Texto Associado Texto Associado
Com relação aos processadores utilizados em computadores, julgue os itens a seguir. 
São características de arquiteturas RISC: mudança da complexidade do software para o hardware; diminuição do tamanho do código, em troca de um maior número de ciclos por instrução; modos de endereçamento simples que permitem somente que as funções LOAD e STORE acessem a memória, com todas as outras operações do tipo registro-registro.
C
Certo
E
Errado
Sistemas MIMD (Multiple Instruction Multiple Data) podem ser subdivididos de acordo com a forma de comunicação entre os processadores e o grau de compartilhamento da memória.

No SMP (Symetric Multiprocessors), em um sistema fortemente acoplado, constata-se que 
A
cada processador utiliza uma única memória ou um conjunto de memórias por meio de um barramento compartilhado no mesmo hardware, e que o tempo de acesso a qualquer região da memória é aproximadamente o mesmo para cada processador. 
B
cada processador utiliza uma única memória ou um conjunto de memórias por meio de um barramento compartilhado no mesmo hardware, mas que o tempo de acesso a diferentes regiões da memória é diferente para cada processador. 
C
vários processadores compartilham uma única memória ou um conjunto de memórias por meio de um barramento compartilhado no mesmo hardware, e que o tempo de acesso a qualquer região da memória é aproximadamente o mesmo para cada processador. 
D
vários processadores compartilham uma única memória ou um conjunto de memórias por meio de um barramento compartilhado no mesmo hardware, mas que o tempo de acesso a diferentes regiões da memória é diferente para cada processador. 
E
vários sistemas de computação compartilham dados de suas memórias por meio de uma rede de comunicação de dados externa ao hardware, e que o tempo de acesso a qualquer região da memória, em cada sistema de computação, pode ou não ser o mesmo para cada processador.
Imagem da Questão
Um processador hipotético tem dois registradores de uso geral X e Y, ambos de 8 bits. As instruções desse processador têm um formato de tamanho fixo de 32 bits, dos quais os 8 mais significativos, ou seja, os primeiros lidos da memória durante a busca, são utilizados para o OpCode e os 24 restantes para operandos. Uma das operações desse processador, cujo OpCode é igual a 10110100, utiliza dois operandos: o primeiro é imediato de 8 bits e o segundo utiliza os 16 bits restantes para um endereçamento direto. O resultado da execução dessa operação é colocar a soma dos dois operandos no registrador X. Os operandos são inteiros de 8 bits e utiliza-se o complemento a 2.

Considere que a próxima instrução a ser executada está no endereço 00A1. O conteúdo da memória, nesse instante, está ilustrado na Figura. Como resultado da operação, o registrador X conterá o valor, em base decimal, de
A
264 
B
255 
C
-264 
D
-37
E
7
Há diversas formas pelas quais um sistema computacional pode tratar os eventos de entrada e saída (E/S). O esquema no qual a Unidade Central de Processamento (UCP) fica ocupada em um laço de repetição (loop) à espera do término de uma operação de E/S é conhecido como esquema de 
A
Interrupção 
B
Prioridades 
C
E/S programada 
D
E/S mapeada em memória 
E
DMA
Em um microprocessador hipotético, no qual utiliza-se a representação em complemento a 2, encontra-se uma Unidade Lógica-Aritmética (ULA) capaz de somar e subtrair inteiros de 16 bits fornecendo como resultado um inteiro de 16 bits. A ULA tem dois registros internos para operandos de entrada (ALUx e ALUy) e um registro interno de saída (ALUz), todos de 16 bits. A ULA também atualiza, para cada operação realizada, um registro de 4 bits de FLAGS que inclui:

1 bit de overflow (V)
1 bit de carry (C)
1 bit indicativo de resultado negativo (N) (1 caso o resul- tado da última operação tenha sido < 0)
1 bit indicativo de resultado zero (Z) (1 caso o resultado da última operação tenha sido = 0)

O registro de FLAGS tem, como bit mais significativo, V, seguido pelo C, N e Z. Em um determinado instante, os valores em hexadecimal armazenados em ALUx e ALUy são, respectivamente A000 e 804A. Nesse momento, a Unidade de Controle (UC) do processador envia um sinal de controle acionando a operação de soma da ULA.

Como resultado, o registro de FLAGS conterá, em binários, o valor
A
1100 
B
1010 
C
0010 
D
0001 
E
0101
Ano: 2013 Banca: CESPE Órgão: UNIPAMPA Prova: Analista - Tecnologia da Informação
Texto Associado Texto Associado
A respeito da arquitetura e da organização de computadores, julgue os itens que se seguem.
Um processador possui, fundamentalmente, as seguintes unidades funcionais: unidade de controle, unidade lógica e aritmética, registradores, unidade de gerenciamento de memória.
C
Certo
E
Errado
As arquiteturas de conjunto de instruções RISC e CISC valorizam parâmetros diferentes, presentes na equação clássica de cálculo de desempenho:

Tempo de CPU = segundos por programa  = M * T * I , onde:
M = média de ciclos por instrução
T = segundos por ciclo
I = instruções por programa

As arquiteturas RISC e CISC priorizam, respectivamente, a minimização dos seguintes fatores: 
A
 M e T 
B
M e I 
C
T e I 
D
I e M
E
I e T
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Técnico de Informática - Informática
Os processadores atuais possuem memória cache interna, o que acelera a velocidade de resposta do computador. Esse fato ocorre porque essa memória cache 
A
aumenta a capacidade do hard disk. 
B
simula a existência de outro processador. 
C
regula virtualmente o time-slice da memória RAM. 
D
possibilita a configuração de overclock no processador. 
E
armazena os dados mais frequentemente usados pelo processador.
Página 5 de 9