Questões

Total de Questões Encontradas: 50

Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
No contexto de sistemas operacionais, a tabela abaixo apresenta 5 processos com seus tempos de início (foi escalonado pela primeira vez) e tempo total necessário para a execução do seu serviço. 
Imagem da Questão
Sabendo-se que o sistema dispõe apenas de um processador e que o algoritmo de escalonamento é circular, com troca de contexto a cada unidade de tempo, quantas unidades de tempo terão se passado ao fim do processo 5?

Dado: Nenhum processo é interrompido para entrada e saída.
A
11 
B
13 
C
15 
D
17 
E
19
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Um sistema operacional possui espaço para 5 quadros de memória. A tabela abaixo contém informações sobre cada um desses 5 quadros, incluindo sua identificação, o momento em que o quadro foi carregado, o momento em que o quadro foi acessado e os bits R e M, indicando, respectivamente, leitura recente e modificação.
Imagem da Questão
Considerando-se essas informações, qual página deve ser substituída caso o método de substituição, implementado pelo sistema operacional, seja o NRU? 
A
0
B
1
C
2
D
3
E
4
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Um processo referencia 5 páginas identificadas por p1, p2, p3, p4 e p5, na seguinte ordem:

                                p1, p2, p3, p4, p1, p2, p5, p1, p2, p3, p4, p5

Considerando que o algoritmo de substituição de página seja fila e que a memória principal encontra-se inicialmente vazia, o número de transferências de páginas, em um sistema com 3 quadros em memória principal, é
A
B
C
 8 
D
E
10
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
No contexto de sistemas operacionais, qual mecanismo de entrada e saída é mais eficiente para um grande volume de informações, onde as operações são realizadas sem a intervenção do processador? 
A
Acesso direto à memória (DMA) 
B
Transmissão serial 
C
Transmissão paralela  
D
Entrada e Saída distribuída 
E
Entrada e Saída por interrupção
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Cinco processos deverão ser executados em um computador. Os tempos de execução previstos para cada um dos processos são 9, 5, 3, 7 e X, medidos em alguma unidade de tempo. O responsável pela administração do sistema operacional desse computador decide organizar a ordem de execução desses processos, objetivando minimizar o tempo médio de resposta. Sabe-se que o processo com tempo X será o segundo processo a ser executado.

Nessas condições, um valor possível para X é 
A
10 
B
C
D
E
2
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Uma instrução que usa o modo de endereçamento direto é mais veloz que a mesma instrução executada usando-se o modo de endereçamento imediato.

                                                           PORQUE

O modo de endereçamento direto dispensa a decodificação do valor colocado na instrução e faz apenas um acesso à memória, enquanto que o número de acessos feitos à memória, no modo imediato, depende da instrução e pode ser grande.

Analisando-se as afirmações acima, conclui-se que 
A
as duas afirmações são verdadeiras, e a segunda justifica a primeira. 
B
as duas afirmações são verdadeiras, e a segunda não justifica a primeira. 
C
a primeira afirmação é verdadeira, e a segunda é falsa. 
D
a primeira afirmação é falsa, e a segunda é verdadeira. 
E
as duas afirmações são falsas.
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Uma das mais famosas taxonomias utilizadas para a classificação de computadores paralelos é proposta por Flynn, que se baseia em dois conceitos: sequência de instruções e sequência de dados.

Nessa categorização, um sistema computacional é classificado como 
A
SISD, se existem várias sequências de instruções e de dados, como nas arquiteturas paralelas Von Neumann e nos processadores que implementam pipeline. 
B
SIMD, se uma única unidade de controle executa instruções distintas simultaneamente, em unidades lógicas e aritméticas diferentes, compartilhando o barramento de controle. 
C
SIMD, se várias unidades de memória são conectadas em uma arquitetura do tipo NUMA ou COMA, em uma arquitetura com topologia do tipo totalmente conectada. 
D
MISD, quando várias instruções diferentes operam sobre vários conjuntos de dados. 
E
MIMD, que consiste em múltiplos processadores interconectados, cada um dos quais executa instruções de forma completamente independente dos demais.
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Considere um sistema computacional que possui um barramento de endereços com 19 bits de largura. Seu barramento de dados possui quatro bytes de largura e transfere entre o processador e a memória principal duas células por acesso.

Nessas condições, qual será o máximo tamanho da memória principal desse sistema computacional em megabytes? 
A
B
C
D
E
16
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
Computadores de alto desempenho podem ser construídos segundo diferentes arquiteturas. Uma dessas opções é a utilização de processadores RISC, que apresentam características distintas dos processadores com arquiteturas CISC.

As características descritas a seguir são de arquiteturas RISC, EXCETO 
A
apresentar execução otimizada de funções pela utilização dos registradores do processador para armazenar parâmetros e variáveis em chamadas de instruções. 
B
empregar o uso de pipelining, atingindo com isso o objetivo de completar a execução de uma instrução pelo menos a cada ciclo de relógio. 
C
possuir instruções que são diretamente executadas pelo hardware e não por um microprograma, como acontece nas arquiteturas CISC. 
D
ter uma quantidade de instruções maior do que as das máquinas CISC, flexibilizando e complementando o processamento dessas instruções. 
E
utilizar uma quantidade menor de modos de endereçamento, evitando assim o aumento do tempo de execução de suas instruções.
Ano: 2011 Banca: CESGRANRIO Órgão: PETROBRAS Prova: Analista de Sistemas - Infraestrutura
O relógio de um processador é um dispositivo que tem por finalidade sincronizar e cadenciar (controlar a velocidade) as ações executadas por essa unidade. Em cada ciclo (intervalo de tempo entre o início da subida/descida de um pulso até o início de sua descida/subida), uma ação é realizada pelo processador.

Considerando que a frequência de um dado processador seja igual a 2 GHz, qual o período de tempo, em nanossegundos, que ele leva para executar uma ação? 
A
0,25 
B
0,50 
C
1,00 
D
1,50 
E
2,00
Página 3 de 5